yandex
asteralabs
Страна
США
Зарплата
160 000 $ – 195 000 $
+500% приглашений

Откликайтесь
на вакансии с ИИ

Ускорим процесс поиска работы
SeniorВ офисеПолная занятость

Design Verification Engineer, Staff

Оценка ИИ

Отличная позиция в быстрорастущей публичной компании (NASDAQ: ALAB), работающей в самом востребованном секторе ИИ-инфраструктуры. Конкурентная заработная плата и работа с технологиями завтрашнего дня (PCIe 7, CXL).


Вакансия из Quick Offer Global, списка международных компаний
Пожаловаться

Сложность вакансии

ЛегкоСложно
Оценка ИИ

Роль требует глубоких знаний методологии UVM и опыта работы с высокоскоростными протоколами передачи данных. Высокий уровень ответственности (Staff level) подразумевает самостоятельное ведение полного цикла верификации сложных ASIC.

Анализ зарплаты

Медиана185 000 $
Рынок165 000 $ – 210 000 $
Оценка ИИ

Предлагаемый диапазон $160k-$195k полностью соответствует рыночным стандартам для позиции Staff Engineer в Кремниевой долине. Верхняя граница может быть расширена за счет бонусов и акций (RSU), что типично для публичных технологических компаний.

Сопроводительное письмо

I am writing to express my strong interest in the Staff Design Verification Engineer position at Astera Labs. With over 5 years of experience in verifying complex SoCs for networking and storage applications, I have developed a deep expertise in SystemVerilog and UVM methodologies. My background in developing comprehensive test plans and achieving coverage closure for high-speed protocols aligns perfectly with Astera Labs' mission to deliver robust connectivity solutions for AI infrastructure.

Throughout my career, I have successfully executed the full verification lifecycle, from initial planning to final tape-out. I am particularly excited about the opportunity to work with cutting-edge technologies like PCIe Gen 6/7 and CXL. My experience in debugging complex RTL failures and collaborating with cross-functional teams ensures that I can contribute effectively to your Intelligent Connectivity Platform and help maintain the high quality of your semiconductor-based solutions.

+250% к просмотрам

Составьте идеальное письмо к вакансии с ИИ-агентом

Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в asteralabs уже сейчас

Присоединяйтесь к команде Astera Labs и создавайте будущее инфраструктуры ИИ, работая с передовыми протоколами PCIe Gen 6/7 и CXL!

Описание вакансии

Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Role Overview

Astera Labs is seeking a Staff Design Verification Engineer with a talent for breaking code and developing creative verification approaches for complex AI connectivity ASICs. Using your expertise in SystemVerilog, UVM, and problem-solving skills, you'll contribute to the functional verification of cutting-edge designs supporting PCIe Gen 6/7, CXL, UALink, UCI, Ethernet, and DDR4/DDR5 protocols.

You'll be responsible for the full verification lifecycle—from planning to test development to debugging and coverage closure—while collaborating with RTL designers and system validation teams. This is an exciting opportunity to grow your career at a hypergrowth company defining the future of AI infrastructure connectivity.

Key Responsibilities

  • Verification Execution
  • Execute full verification lifecycle using SystemVerilog/UVM methodologies, from test planning through coverage closure
  • Develop test sequences and constrained-random stimulus to exercise design functionality and corner cases
  • Identify and implement coverage measures to ensure comprehensive verification and high-quality tape-out
  • Debug & Collaboration
  • Debug failures collaboratively with RTL designers, driving issues to root cause resolution
  • Deploy hybrid verification techniques combining directed and constrained-random approaches
  • Work with software and system validation teams to develop and execute test plans on emulation platforms
  • Infrastructure & Process
  • Contribute to verification infrastructure improvements and automation using scripting tools
  • Support regression infrastructure and coverage analysis workflows
  • Document test plans, coverage strategies, and verification results

Basic Qualifications

  • Bachelor's degree in Electrical Engineering; Master's preferred
  • 5+ years of experience verifying and validating complex SoCs for Server, Storage, and/or Networking applications
  • Strong proficiency with SystemVerilog/UVM-based verification methodologies
  • Experience developing test plans, test sequences, and coverage closure strategies
  • Knowledge of industry-standard simulators, revision control systems, and regression systems
  • Ability to work independently and collaboratively with cross-functional teams

Preferred Qualifications

  • Master's degree in Electrical Engineering or related field
  • Experience with Verification IPs for protocols such as PCIe, CXL, Ethernet, DDR4/5, or similar
  • Exposure to formal verification methods
  • Working experience with scripting tools (Python/Perl) to automate verification infrastructure
  • Experience with directed test methodologies or cache verification

Base salary range is $160,000 to $195,000 depending on experience, level, and business need. This role may be eligible for discretionary bonus, incentives and benefits.

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.

+400% к собеседованиям

Создайте идеальное резюме с помощью ИИ-агента

Создайте идеальное резюме с помощью ИИ-агента

Навыки

  • SystemVerilog
  • UVM
  • PCIe
  • CXL
  • Ethernet
  • DDR4
  • DDR5
  • Python
  • Perl
  • ASIC
  • SoC
  • Formal Verification

Возможные вопросы на собеседовании

Проверка глубины знаний основной методологии, указанной в требованиях.

Расскажите о наиболее сложном тестовом окружении на базе UVM, которое вы разработали. С какими трудностями вы столкнулись при обеспечении масштабируемости?

Вакансия сфокусирована на современных стандартах связи.

Какие специфические проблемы верификации возникают при работе с протоколами PCIe Gen 6 или CXL по сравнению с предыдущими поколениями?

Важная часть работы Staff-инженера — доведение проекта до финала.

Опишите ваш подход к закрытию функционального покрытия (coverage closure). Как вы определяете, что верификация завершена и дизайн готов к tape-out?

В описании упоминается работа с эмуляцией.

Есть ли у вас опыт переноса тестов из симуляции в эмуляцию (например, Palladium или Zebu)? Какие основные отличия в отладке вы можете выделить?

Требуется умение работать в команде и решать конфликты.

Приведите пример ситуации, когда у вас возникли разногласия с RTL-дизайнером относительно бага. Как вы пришли к общему решению?

Похожие вакансии

lucidmotors
Не указана

Sr. Fire Protection Engineer

SeniorВ офисеСША
Fire Protection Engineering · NFPA Standards · IBC · IFC · Risk Assessment · Process Safety Management · EHS · Project Management · Technical Reporting
+9 навыков
industrialelectricmanufacturing
120 000 $ – 165 000 $

Senior Regulatory Engineer - Electrical Distribution

SeniorУдалённоСША
Electrical Engineering · Regulatory Compliance · UL Standards · CSA Standards · NEC · IEEE C37.20 · Product Certification · Microsoft Excel · Microsoft Word · R&D Support
+10 навыков
industrialelectricmanufacturing
Не указана

Continuous Improvement Engineer (E3) – Senior Continuous Improvement Engineer

SeniorВ офисеКанада
Lean Manufacturing · Kaizen · 5S · Value Stream Mapping · Visual Management · PDCA · SMED · A3 Problem Solving · Project Management · Standard Work · Operations Finance
+11 навыков
industrialelectricmanufacturing
50 $ – 55 $

Field Service Engineer - Rotary UPS

SeniorВ офисеСША
PLC · Python · Java · SQL · HTML · Modbus · TCP/IP · HMI · Electrical Engineering · Troubleshooting · Commissioning · Power Systems
+12 навыков
industrialelectricmanufacturing
50 $ – 55 $

Field Service Engineer - Rotary UPS

SeniorВ офисеСША
PLC · Python · SQL · Java · HTML · Modbus · TCP/IP · SCADA · Electrical Engineering · Generators · Preventative Maintenance · Troubleshooting · Commissioning · HMI · Relay Testing
+15 навыков
industrialelectricmanufacturing
50 $ – 55 $

Field Service Engineer - Rotary UPS

SeniorВ офисеСША
Electrical Engineering · UPS · Generators · PLC · Troubleshooting · Commissioning · Python · SQL · Modbus · TCP/IP · HMI · Relay Testing · Load Bank Testing
+13 навыков
более 1000 офферов получено
4.9

1000+ офферов получено

Устали искать работу? Мы найдём её за вас

Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!

asteralabs
Страна
США
Зарплата
160 000 $ – 195 000 $