yandex
tenstorrent
Страна
США
Зарплата
100 000 $ – 500 000 $
+500% приглашений

Откликайтесь
на вакансии с ИИ

Ускорим процесс поиска работы
УдалённоПолная занятость

Physical Design Engineer: Die-to-Die Interface (RTL to GDSII)

Оценка ИИ

Tenstorrent — один из самых перспективных стартапов в сфере ИИ-железа под руководством Джима Келлера. Вакансия предлагает работу над передовыми технологиями (chiplets, RISC-V), высокую компенсацию и возможность удаленной работы в США.


Вакансия из Quick Offer Global, списка международных компаний
Пожаловаться

Сложность вакансии

ЛегкоСложно
Оценка ИИ

Высокая сложность обусловлена требованиями к опыту работы с техпроцессами 7нм и ниже, а также глубокой экспертизой в специфических интерфейсах Die-to-Die и чиплетных архитектурах. Работа включает полный цикл проектирования от RTL до GDSII, что требует владения широким стеком EDA-инструментов.

Анализ зарплаты

Медиана185 000 $
Рынок140 000 $ – 250 000 $
Оценка ИИ

Предлагаемый диапазон $100k - $500k крайне широк, так как охватывает позиции от Junior до Principal. Верхняя граница значительно превышает средние рыночные показатели для Senior-инженеров, что характерно для топовых полупроводниковых стартапов.

Сопроводительное письмо

I am writing to express my strong interest in the Physical Design Engineer position at Tenstorrent. With over 5 years of experience in ASIC physical design at advanced nodes (7nm and below), I have a proven track record of taking complex blocks from RTL to GDSII. My expertise in high-speed interfaces, particularly D2D and PCIe, aligns perfectly with your current focus on multi-die and chiplet architectures.

In my previous roles, I have successfully managed full-chip implementation flows, including synthesis, floorplanning, and sign-off STA. I am particularly drawn to Tenstorrent's innovative approach to RISC-V and AI acceleration. I am confident that my technical skills in Tcl/Python automation and my experience with Synopsys and Cadence toolsets will allow me to contribute immediately to your D2D physical implementation and closure efforts.

+250% к просмотрам

Составьте идеальное письмо к вакансии с ИИ-агентом

Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в tenstorrent уже сейчас

Присоединяйтесь к команде Tenstorrent и создавайте будущее ИИ-чипов на передовых техпроцессах!

Описание вакансии

Tenstorrent is leading the industry on cutting-edge AI technology, revolutionizing performance expectations, ease of use, and cost efficiency. With AI redefining the computing paradigm, solutions must evolve to unify innovations in software models, compilers, platforms, networking, and semiconductors. Our diverse team of technologists have developed a high performance RISC-V CPU from scratch, and share a passion for AI and a deep desire to build the best AI platform possible. We value collaboration, curiosity, and a commitment to solving hard problems. We are growing our team and looking for contributors of all seniorities.

Tenstorrent is seeking  a highly skilled Physical Design Engineer to drive the critical Die-to-Die (D2D) Physical Implementation from RTL to GDSII. This role demands deep expertise in full physical design flow with a specific focus on closing high-speed D2D interfaces for multi-die/chiplet architectures.

This role is remote role open to any location in the U.S.

We welcome candidates at various experience levels for this role. During the interview process, candidates will be assessed for the appropriate level, and offers will align with that level, which may differ from the one in this posting.

Who You Are

  • A seasoned ASIC Physical Design Engineer with 5+ years at advanced nodes (7nm or below) and multiple successful tapeouts.
  • Strong in full-chip implementation, comfortable owning blocks from RTL to GDSII across synthesis, floorplanning, place-and-route, CTS, and sign-off.
  • Deeply familiar with high-speed interfaces (D2D, PCIe, HBM, SerDes) and the physical challenges that come with them (timing, signal integrity, power integrity).
  • Detail-oriented and methodical with STA, constraints, and closure for complex, high-speed designs.
  • A hands-on problem solver who enjoys collaborating across analog, digital, and full-chip teams to debug tough issues.

What We Need

  • Lead Die-to-Die (D2D) physical implementation and closure, taking high-speed D2D PHYs/controllers from netlist to tapeout.
  • Own the full PD flow (RTL-to-GDSII): synthesis, floorplanning, P&R, CTS, optimization, and sign-off.
  • Drive timing and verification, including full STA (setup/hold), SI analysis (crosstalk, IR drop), and achieving sign-off quality DRC/LVS.
  • Improve and maintain physical design methodologies, flows, and automation scripts (Tcl, Python), with specific focus on D2D routing, power grid design, and timing closure.
  • Partner closely with full-chip/chiplet teams to meet all tapeout requirements and with the analog design team to resolve interface issues (LEF/LIB, constraints, integration/debug).
  • Apply strong EDA tool expertise across Synopsys/Cadence/Mentor for implementation, analysis, and verification.
  • Bring a solid academic foundation: B.S./M.S. in EE/CE or related field.

What You’ll Learn

  • How to implement and close cutting-edge D2D interfaces in advanced multi-die/chiplet architectures.
  • Advanced strategies for co-optimizing routing, power grid, and timing for high-speed links across dies.
  • Deeper integration techniques working with analog PHY teams, including model handoff (LEF/LIB) and constraint-driven interface design.
  • How to drive repeatable, scalable PD methodologies for high-speed interfaces that can be leveraged across future chiplets and products.

Compensation for all engineers at Tenstorrent ranges from $100k - $500k including base and variable compensation targets. Experience, skills, education, background and location all impact the actual offer made.

Tenstorrent offers a highly competitive compensation package and benefits, and we are an equal opportunity employer.

This position requires access to technology that requires a U.S. export license for persons whose most recent country of citizenship or permanent residence is a U.S. EAR Country Groups D:1, E1, or E2 country.

This offer of employment is contingent upon the applicant being eligible to access U.S. export-controlled technology.  Due to U.S. export laws, including those codified in the U.S. Export Administration Regulations (EAR), the Company is required to ensure compliance with these laws when transferring technology to nationals of certain countries (such as EAR Country Groups D:1, E1, and E2).   These requirements apply to persons located in the U.S. and all countries outside the U.S.  As the position offered will have direct and/or indirect access to information, systems, or technologies subject to these laws, the offer may be contingent upon your citizenship/permanent residency status or ability to obtain prior license approval from the U.S. Commerce Department or applicable federal agency.  If employment is not possible due to U.S. export laws, any offer of employment will be rescinded.

+400% к собеседованиям

Создайте идеальное резюме с помощью ИИ-агента

Создайте идеальное резюме с помощью ИИ-агента

Навыки

  • Python
  • TCL
  • PCIe
  • Cadence
  • ASIC
  • Synthesis
  • Physical Design
  • Place and Route
  • SerDes
  • Synopsys
  • Mentor Graphics
  • LVS
  • DRC
  • RTL-to-GDSII
  • Floorplanning
  • HBM
  • CTS
  • STA
  • Sign-off
  • 7nm

Возможные вопросы на собеседовании

Проверка опыта работы с современными техпроцессами и понимания физических ограничений.

Расскажите о вашем опыте работы с техпроцессами 7нм и ниже. С какими основными проблемами целостности сигналов (SI) вы сталкивались?

Ключевая компетенция для данной вакансии.

Какие специфические требования предъявляются к трассировке и проектированию сетки питания для интерфейсов Die-to-Die по сравнению со стандартными блоками?

Оценка навыков финальной верификации дизайна.

Опишите ваш подход к закрытию таймингов (STA) для высокоскоростных интерфейсов. Как вы работаете с нарушениями setup/hold на этапе sign-off?

Проверка навыков автоматизации рутинных задач.

Приведите пример сложного скрипта на Tcl или Python, который вы разработали для оптимизации P&R или CTS потока.

Оценка умения работать на стыке разных дисциплин.

Как вы взаимодействуете с командой аналогового проектирования при интеграции PHY-блоков и передаче LEF/LIB моделей?

Похожие вакансии

JETLYN
350 000 ₽ – 450 000 ₽

C++ Developer (System Programming / COM & RPC)

SeniorУдалённоРоссия
C++ · COM · DCOM · RPC · POSIX · Linux · Socket Programming · Multithreading · Wireshark · WINE
+10 навыков
TopSelection
300 000 ₽ – 370 000 ₽

Senior C Developer (Linux Kernel)

SeniorУдалённоРоссия
C++ · Linux Kernel · VFS · POSIX · IPC · mmap · seccomp · ptrace · perf · strace · GDB · inotify · epoll
+13 навыков
NDA
Не указана

Инженер сетевой (Senior)

SeniorУдалённоРоссия
Linux · BGP · OSPF · VXLAN · VPN · VRRP · LACP · Python · Bash · Docker · SDN · Open vSwitch · Wireshark · TCPDump · IXIA · Spirent · TRex · EVE-NG · GNS3
+19 навыков
ЛАНИТ
Не указана

C++ разработчик (ethernet-коммутатор)

SeniorУдалённоРоссия
C++ · Linux · TCP/IP · Docker · Git · BGP · ARP · BFD · ECMP · LACP · RSTP · STP · VLAN · VRRP · VXLAN · Wireshark · TCPDump · Iperf · Cisco TRex · EVE-NG · GNS3
+21 навыков
X5 Tech
Не указана

Стажер в группу поддержки сетевой инфраструктуры

InternУдалённоРоссия
Cisco · HP · Huawei · Juniper · MikroTik · Eltex · TCP/IP · ARP · BGP · Zabbix · Netbox · Wireshark · DHCP · Static Routing · LLDP · CDP · EtherChannel · Spanning Tree Protocol · GRE · DMVPN
+20 навыков
PN Labs (based on handle)
4 000 $ – 6 000 $

C++ Developer (Desktop VPN Client)

SeniorУдалённо
C++ · Qt · QML · gRPC · CMake · vcpkg · Boost · OpenSSL · cURL · RxCpp · WireGuard · TCP/IP · DNS · TLS · Win32 · WFP
+16 навыков
более 1000 офферов получено
4.9

1000+ офферов получено

Устали искать работу? Мы найдём её за вас

Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!

tenstorrent
Страна
США
Зарплата
100 000 $ – 500 000 $