- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $
Откликайтесь
на вакансии с ИИ

Physical Design Engineer - STA
Tenstorrent — один из самых перспективных стартапов в сфере ИИ-железа с сильной командой. Высокий уровень компенсации и работа над инновационной архитектурой RISC-V делают вакансию крайне привлекательной для опытных инженеров.
Сложность вакансии
Роль требует глубоких экспертных знаний в области STA (Static Timing Analysis) и опыта работы с техпроцессами субмикронного уровня. Необходим стаж от 7 лет и владение специфическим стеком (TCL, SDC, SPICE), что делает порог входа высоким.
Анализ зарплаты
Предлагаемый диапазон $100k - $500k (включая бонусы) крайне широк, что типично для стартапов на стадии роста. Нижняя граница соответствует рыночному минимуму для Middle-инженеров, в то время как верхняя значительно превышает средние показатели по рынку США для Senior/Staff позиций, что отражает готовность компании платить за исключительный талант.
Сопроводительное письмо
I am writing to express my strong interest in the Physical Design Engineer - STA position at Tenstorrent. With over 7 years of experience in static timing analysis and a proven track record of successful tapeouts, I am excited about the opportunity to contribute to your cutting-edge RISC-V CPU and AI SoC projects. My expertise in SDC constraints, ECO generation, and advanced OCV analysis aligns perfectly with the technical requirements of your silicon team.
Throughout my career, I have developed a deep proficiency in scripting with TCL and Python to automate timing closure workflows, significantly reducing iteration times. I thrive in collaborative environments, working closely with RTL and DFT teams to resolve complex timing violations across multiple corners and modes. I am particularly drawn to Tenstorrent's mission of redefining performance expectations in the AI space and would welcome the chance to bring my analytical skills to your Austin-based team.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в tenstorrent уже сейчас
Присоединяйтесь к команде Tenstorrent и создавайте будущее ИИ-процессоров на базе RISC-V!
Описание вакансии
Tenstorrent is leading the industry on cutting-edge AI technology, revolutionizing performance expectations, ease of use, and cost efficiency. With AI redefining the computing paradigm, solutions must evolve to unify innovations in software models, compilers, platforms, networking, and semiconductors. Our diverse team of technologists have developed a high performance RISC-V CPU from scratch, and share a passion for AI and a deep desire to build the best AI platform possible. We value collaboration, curiosity, and a commitment to solving hard problems. We are growing our team and looking for contributors of all seniorities.
We’re looking for a Timing Engineer to join our silicon team. In this role, you’ll drive static timing analysis and closure for complex, high-performance designs. You’ll collaborate closely with logic, DFT, and physical design teams to debug constraints, optimize paths, and ensure our chips meet performance targets across corners and modes.
This role is hybrid, based out of Austin, TX, Fort Collins, CO, or Santa Clara, CA.
We welcome candidates at various experience levels for this role. During the interview process, candidates will be assessed for the appropriate level, and offers will align with that level, which may differ from the one in this posting.
Who You Are
- Experienced in STA and passionate about enabling silicon to meet aggressive performance goals.
- Analytical and detail-oriented, with a strong understanding of timing paths, constraints, and optimization strategies.
- A collaborative team player who works well across logic, DFT, and physical design boundaries.
- Resourceful and self-driven, capable of developing scripts and methodologies that improve timing closure workflows.
What We Need
- 7+ years of industry experience and a proven record of successful tapeouts.
- Deep knowledge of STA tools and techniques, including noise, crosstalk, and OCV analysis.
- Proficiency in writing and debugging SDC constraints, creating ECOs, and developing closure strategies.
- Strong scripting skills in Python, Perl, and TCL to support automation and flow development.
- Familiarity with SPICE modeling and worst-case corner analysis.
What You Will Learn
- How to close timing on Tenstorrent’s high-performance RISC-V CPUs and AI SoCs.
- Advanced STA methodologies tailored to modern sub-micron process technologies.
- How to collaborate with world-class engineers across RTL, DFT, and physical design teams.
- How to influence chip performance through timing methodology innovation and automation.
Compensation for all engineers at Tenstorrent ranges from $100k - $500k including base and variable compensation targets. Experience, skills, education, background and location all impact the actual offer made.
Tenstorrent offers a highly competitive compensation package and benefits, and we are an equal opportunity employer.
This offer of employment is contingent upon the applicant being eligible to access U.S. export-controlled technology. Due to U.S. export laws, including those codified in the U.S. Export Administration Regulations (EAR), the Company is required to ensure compliance with these laws when transferring technology to nationals of certain countries (such as EAR Country Groups D:1, E1, and E2). These requirements apply to persons located in the U.S. and all countries outside the U.S. As the position offered will have direct and/or indirect access to information, systems, or technologies subject to these laws, the offer may be contingent upon your citizenship/permanent residency status or ability to obtain prior license approval from the U.S. Commerce Department or applicable federal agency. If employment is not possible due to U.S. export laws, any offer of employment will be rescinded.
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- Python
- DFT
- TCL
- Perl
- SPICE
- Static Timing Analysis
- Physical Design
- RISC-V
- ECO
- STA
- SDC
- OCV
- Crosstalk Analysis
Возможные вопросы на собеседовании
Проверка фундаментальных знаний STA, критически важных для высокопроизводительных чипов.
Как вы подходите к анализу и устранению нарушений hold time на финальных стадиях проектирования, учитывая влияние вариативности (OCV)?
Оценка навыков работы с ограничениями, которые являются основой корректного анализа.
Опишите ваш процесс отладки сложных SDC-констрайнтов в дизайне с несколькими тактовыми доменами (CDC).
Проверка навыков автоматизации, упомянутых в требованиях.
Можете ли вы привести пример сложного скрипта на TCL или Python, который вы разработали для ускорения процесса закрытия таймингов?
Оценка понимания физических аспектов на современных техпроцессах.
Как вы учитываете эффекты шума (crosstalk) и падения напряжения (IR drop) при проведении статического временного анализа?
Проверка умения работать в команде над общими целями.
Расскажите о случае, когда вам пришлось убеждать команду RTL внести изменения в логику для достижения целей по частоте (timing closure).
Похожие вакансии
C++ Developer (System Programming / COM & RPC)
Senior C Developer (Linux Kernel)
Инженер сетевой (Senior)
C++ разработчик (ethernet-коммутатор)
Стажер в группу поддержки сетевой инфраструктуры
C++ Developer (Desktop VPN Client)
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $