- Страна
- США
- Зарплата
- 135 000 $ – 195 000 $
Откликайтесь
на вакансии с ИИ

Physical Design/CAD Engineer
Отличная вакансия в публичной компании (NASDAQ: ALAB), работающей в самом востребованном секторе ИИ-инфраструктуры. Предлагается конкурентная зарплата и работа с передовыми технологиями (CXL, PCIe 6.0), хотя формат работы строго в офисе может подойти не всем.
Сложность вакансии
Высокая сложность обусловлена требованиями к глубоким знаниям физического проектирования на техпроцессах 7нм и ниже, а также необходимостью владения сложным стеком EDA-инструментов (Cadence/Synopsys). Роль требует владения полным циклом RTL-to-GDS и навыков автоматизации на Tcl/Python.
Анализ зарплаты
Предложенный диапазон ($135k - $195k) полностью соответствует рыночным стандартам Кремниевой долины для опытных инженеров физического проектирования. Верхняя граница для Staff-уровня даже несколько превышает средние показатели по региону.
Сопроводительное письмо
I am writing to express my strong interest in the Physical Design/CAD Engineer position at Astera Labs. With extensive experience in RTL-to-GDSII flows and a deep understanding of advanced process nodes (7nm and below), I am confident in my ability to contribute to the development of your high-performance connectivity ASICs. My background in architecting EDA flows and driving PnR activities aligns perfectly with your requirements for building robust sign-off methodologies.
Throughout my career, I have developed a high level of proficiency with Cadence and Synopsys toolchains, complemented by strong scripting skills in Tcl and Python. I have a proven track record of collaborating with cross-functional teams to achieve optimal PPA and ensuring full-chip sign-off for complex SoCs. I am particularly excited about Astera Labs' role in the AI infrastructure ecosystem and would welcome the opportunity to bring my technical expertise to your innovative engineering team.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в asteralabs уже сейчас
Присоединяйтесь к команде Astera Labs в Сан-Хосе и создавайте инфраструктуру для ИИ нового поколения!
Описание вакансии
Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.
As an Astera Labs Physical Design/CAD Engineer you will play a crucial role in driving the planning, coordination, and execution supporting the design of Astera Labs' portfolio of connectivity ASICs used in the world's leading cloud service providers, server and network OEMs. This role requires RTL to GDS ownership across design stages (Synthesis/PnR/STA/Signoff), deep technical expertise, and close collaboration with RTL and verification teams to ensure robust full-chip signoff. This role is fully on-site and in-person.
Key Responsibilities
- As Physical Design CAD Engineer you will support and build flows for world class EDA tools.
- Drive various Physical Design flow related activities, ensuring robust signoff across complex SoCs or sub-systems.
- Architect and recommend flow improvements and enhance existing methodology for high performance design.
- Good understanding of flow development related to backend tools like Synthesis/PnR/Extraction/DRC/LVS etc.
- Work with cross function teams to define requirements and specifications to achieve best PPA
- Opportunity to own a small block partition and closure (PnR, STA, DRC and LVS etc) based on interest and capacity
- Partner closely with design, implementation, and verification teams to drive block/top convergence, providing sign-off level expertise and guidance.
Basic Qualifications
- Bachelor’s in Electrical Engineering or Computer Science required; Master’s preferred.
- 2-10 years of experience in PnR and sign-off for complex SoCs in Server, Storage, or Networking applications.
- Expertise in PnR, Extraction, Timing closure, EM-IR, Formality and DRC/LVS at both block and full-chip level.
- Strong knowledge of synthesis, place-and-route, extraction, and equivalence checking flows in advanced nodes (7nm or below).
- Proficiency with Cadence and/or Synopsys physical design/STA toolchains.
- Strong scripting ability (Tcl, Python, Perl).
- Ability to work independently with strong prioritization and a professional, customer-focused mindset.
Preferred Experience
- Knowledge of agentic AI solutions is a plus.
- Experience working with EDA/IP vendors for both RTL and hard-macro integration.
- Familiarity with high-speed SERDES and Ethernet PHY timing challenges.
- Knowledge of ECO methodologies, DFT tools, and test coverage analysis.
Your base salary will be determined based on your experience and the pay of employees in similar positions. The base salary range is $135,000 USD - $165,000 USD for Senior Level, and $160,000 USD - $195,000 USD for Staff Level.
We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- Python
- CAD
- TCL
- Perl
- EDA
- SoC
- Cadence
- ASIC
- Synthesis
- Physical Design
- RTL
- Synopsys
- LVS
- DRC
- GDSII
- STA
- Signoff
- PnR
Возможные вопросы на собеседовании
Проверка опыта работы с современными техпроцессами, где эффекты металлизации критичны.
Какие основные проблемы целостности сигналов и таймингов вы встречали на узлах 7нм и ниже, и как вы их решали?
Оценка навыков автоматизации и улучшения методологии проектирования.
Опишите ваш опыт разработки или оптимизации CAD-флоу для синтеза или PnR. Какие метрики вы использовали для оценки успеха?
Проверка владения инструментами статического временного анализа.
Как вы подходите к анализу и исправлению нарушений таймингов (setup/hold) на этапе Signoff в сложных SoC?
Оценка понимания физических ограничений и взаимодействия с производством.
Расскажите о вашем опыте работы с DRC/LVS и методами исправления ошибок на уровне чипа (Full-chip).
Проверка навыков работы с питанием и надежностью.
Каков ваш подход к анализу EM-IR (Electromigration and IR drop) и какие стратегии вы применяете для минимизации падения напряжения?
Похожие вакансии
C++ Developer (System Programming / COM & RPC)
Сеньор / Тимлид Системный архитектор
Инженер сетевой (Senior)
Senior C Developer (Linux Kernel)
C++ разработчик (ethernet-коммутатор)
Ведущий системный инженер (Руководитель группы)
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- США
- Зарплата
- 135 000 $ – 195 000 $