- Страна
- США
Откликайтесь
на вакансии с ИИ

Principal Digital Design Engineer
Привлекательная позиция в перспективном стартапе, работающем над фундаментальными технологиями для ИИ. Предлагается конкурентная зарплата, опционы и возможность влиять на архитектуру продукта, однако требуется гибридный формат работы.
Сложность вакансии
Роль требует исключительного уровня технической экспертизы (10+ лет) и охватывает весь цикл разработки от микроархитектуры до физической реализации и подготовки к производству (tapeout). Высокая сложность обусловлена необходимостью глубоких знаний в специфических областях, таких как CDC/RDC, LEC и STA в контексте передовых техпроцессов.
Анализ зарплаты
Зарплата для позиции Principal уровня в полупроводниковой индустрии США (особенно в таких хабах, как Аризона или Кремниевая долина) обычно начинается от $180,000. С учетом того, что это стартап, значительную часть компенсации могут составлять опционы на акции.
Сопроводительное письмо
I am writing to express my strong interest in the Principal Digital Design Engineer position at PowerLattice. With over a decade of experience in digital design and a proven track record of delivering complex SoC designs to tapeout, I am excited about the opportunity to contribute to your groundbreaking chiplet solutions for high-performance computing. My background in microarchitecture definition, RTL development, and hands-on experience with back-end flows aligns perfectly with the technical leadership requirements of this role.
Throughout my career, I have developed a deep expertise in driving PPA tradeoffs and ensuring design signoff readiness, including CDC/RDC, LEC, and timing closure. I am particularly drawn to PowerLattice because of its innovative approach to powering AI chips and the chance to work in a well-funded, high-growth startup environment. I am confident that my technical skills and collaborative approach will help bridge the gap between front-end and back-end teams to ensure the success of your upcoming silicon projects.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в powerlattice уже сейчас
Присоединяйтесь к PowerLattice, чтобы создавать революционные решения для питания ИИ-чипов следующего поколения!
Описание вакансии
Hybrid requiring 3 days a week onsite in the office
Reports To: Head of Engineering
About Us
PowerLattice is a well-funded semiconductor start-up company backed by well-known large Silicon Valley VCs. The company is working on the industry’s groundbreaking chiplet solution for a fundamental shift in how high-performance chips get powered, paving the way for the next generation of AI and advanced computing.
About the Role
We are seeking a highly skilled and hands-on Principal Digital Design Engineer to drive the microarchitecture, design, and implementation of complex digital systems and SoC components. This role combines deep technical contribution with team leadership, requiring active involvement from microarchitecture definition through RTL development and into back-end implementation and silicon bring-up.
Key Responsibilities
- Architecture & Hands-On Design
- Define microarchitecture for complex digital blocks and subsystems
- Actively contribute to RTL development for key components
- Drive design tradeoffs across performance, power, area (PPA), and testability
- RTL Development & Integration
- Write, review, and integrate high-quality RTL
- Lead block- and chip-level integration, resolving interface and system issues
- Ensure designs are clean for lint, CDC/RDC, and synthesis
- Back-End & Implementation Ownership
- Ensure RTL is optimized for synthesis, timing, and physical design
- Work on scan insertion, test architecture, and coverage closure
- Perform, review and debug logic equivalence checking (LEC) results between RTL and netlists
- Define and validate timing constraints (SDC) and complete timing closure
- Drive and implement timing and functional ECOs as needed
- Design Quality & Signoff
- Drive signoff readiness including lint, CDC/RDC, synthesis, LEC, and timing checks
- Ensure designs meet functional, timing, power, and test requirements
- Support silicon bring-up, debug, and root-cause analysis
- Cross-Functional Collaboration
- Work closely with verification, physical design, DFT, and firmware teams
- Align design decisions with verification plans and implementation
Constraints
- Act as the technical bridge between front-end and back-end teams
Qualifications
This is a Hybrid role requiring 3 days a week onsite at our HQ’s in Vancouver, WA (Greater Portland Area) or Chandler, AZ. While we are primarily seeking candidates in HQ-Vancouer and Chandler, remote flexibility may be considered for exceptional candidates in Silicon Valley, CA.
- Bachelor's or master's degree in electrical engineering, Computer Engineering, or related field
- 10+ years of experience in digital design with significant hands-on RTL development
- Proven track record of delivering complex SoC or subsystem designs to tapeout
- Strong expertise in:
+ RTL design and microarchitecture
+ SoC integration and standard interfaces
- Hands-on experience with back-end flows, including:
+ Scan insertion and DFT (scan, MBIST, test coverage)
+ Logic equivalence checking (LEC)
+ Static timing analysis (STA) and timing closure
+ Timing constraint development and debug (SDC)
- Solid understanding of:
+ Clocking, resets, CDC/RDC, and low-power design
+ Synthesis and physical design implications
- Experience with industry-standard EDA tools (Synopsys, Cadence)
- Experience with low-power methodologies (UPF/CPF)
- Strong debugging and problem-solving skills
Preferred Qualifications
- Familiarity with advanced technology nodes and implementation challenges
- Experience with formal verification techniques
- Experience with silicon bring-up and post-silicon debug
Compensation & Benefits
- Competitive salary
- Stock option grant
- Comprehensive benefits package including health, dental, vision, and 401(k)
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- DFT
- CDC
- SoC Integration
- Cadence
- RTL Design
- Synthesis
- Static Timing Analysis
- Physical Design
- Synopsys
- Microarchitecture
- UPF
- Low Power Design
- CPF
- RDC
- SDC
- Logic Equivalence Checking
Возможные вопросы на собеседовании
Проверка опыта работы с полным циклом проектирования и понимания критических этапов перед производством.
Расскажите о вашем самом сложном проекте по выводу SoC на tapeout: с какими основными проблемами при закрытии таймингов вы столкнулись и как их решили?
Важно оценить навыки проектирования с учетом энергопотребления, что критично для систем питания ИИ.
Какие стратегии оптимизации PPA (Power, Performance, Area) вы применяете при разработке микроархитектуры для высокопроизводительных блоков?
Роль требует владения инструментами проверки целостности сигналов и логики.
Опишите ваш подход к отладке нарушений CDC (Clock Domain Crossing) и RDC в сложных многотактовых системах.
Позиция предполагает взаимодействие между фронтенд и бэкенд командами.
Как вы обеспечиваете готовность RTL-кода к физическому проектированию и какие метрики используете для оценки качества синтеза?
Проверка опыта работы с тестовыми структурами, упомянутыми в вакансии.
Каков ваш опыт внедрения DFT-структур (Scan, MBIST) и как вы балансируете между тестовым покрытием и площадью кристалла?
Похожие вакансии
Сеньор / Тимлид Системный архитектор
Ведущий системный инженер (Руководитель группы)
Principal RFIC Layout Designer
Sr. Lead Solutions Engineer
C++ Developer (System Programming / COM & RPC)
Principal Engineer, Compute Platform
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- США