- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $
Откликайтесь
на вакансии с ИИ

Sr Staff Engineer, CPU System Microarchitect
Исключительная возможность работать в одной из самых инновационных компаний в сфере ИИ-железа под руководством легенд индустрии. Высокий уровень компенсации и работа над передовыми технологиями RISC-V делают вакансию крайне привлекательной для экспертов.
Сложность вакансии
Высокая сложность обусловлена требованием 10+ лет опыта в разработке CPU и глубоких знаний микроархитектуры RISC-V. Работа предполагает проектирование систем с нуля, что требует исключительных навыков RTL-кодирования и оптимизации PPA.
Анализ зарплаты
Предлагаемый диапазон $100k - $500k крайне широк, так как охватывает позиции разного уровня. Для уровня Sr Staff в Остине или Кремниевой долине медиана рынка составляет около $250k-$300k (base + bonus), что полностью соответствует предложению компании.
Сопроводительное письмо
I am writing to express my strong interest in the Sr Staff Engineer, CPU System Microarchitect position at Tenstorrent. With over a decade of experience in CPU microarchitecture and RTL design, I have a proven track record of building complex systems from scratch. My background in integrating multiple cores and clusters, combined with a deep understanding of power, performance, and area (PPA) trade-offs, aligns perfectly with Tenstorrent's mission to revolutionize AI computing through custom RISC-V solutions.
Throughout my career, I have thrived in collaborative environments, working closely with DV, PD, and architecture teams to deliver high-performance silicon. I am particularly drawn to Tenstorrent's first-principles approach to CPU design and the opportunity to contribute to a high-performance RISC-V implementation. My expertise in Verilog/VHDL and experience with industry-standard simulation and synthesis tools will allow me to make immediate contributions to your RTL design environment and overall system convergence.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в tenstorrent уже сейчас
Присоединяйтесь к команде Tenstorrent и создавайте будущее RISC-V процессоров для ИИ уже сегодня!
Описание вакансии
Tenstorrent is leading the industry on cutting-edge AI technology, revolutionizing performance expectations, ease of use, and cost efficiency. With AI redefining the computing paradigm, solutions must evolve to unify innovations in software models, compilers, platforms, networking, and semiconductors. Our diverse team of technologists have developed a high performance RISC-V CPU from scratch, and share a passion for AI and a deep desire to build the best AI platform possible. We value collaboration, curiosity, and a commitment to solving hard problems. We are growing our team and looking for contributors of all seniorities.
We are looking for a talented engineer to join our CPU design team to define and implement CPU system RTL. You’ll work to combine multiple cores, multiple clusters of cores, fabrics and subsystem components together, collaborating with DV, PD, architecture and performance teams to deliver a functional, timing, and power-converged design.
This role is hybrid, based out of Austin, TX, Fort Collins, CO or Santa Clara, CA.
We welcome candidates at various experience levels for this role. During the interview process, candidates will be assessed for the appropriate level, and offers will align with that level, which may differ from the one in this posting.
Who You Are
- An experienced micro-architect who thrives in building CPU systems (multiple cores, multiple clusters of cores and subsystem components) from scratch.
- Skilled in RTL coding (Verilog/VHDL) and familiar with industry-standard tools for simulation, synthesis, and power analysis.
- Proficient in debugging RTL/logic across multiple design hierarchies and pre/post-silicon environments.
- Background in microarchitecture definition, design specification, and performance-driven trade-off analysis.
What We Need
- 10+ years of industry experience with strong CPU systems RTL and microarchitecture background.
- Collaborate closely with DV, PD, architecture and performance engineers to meet functional, timing, and power goals.
- Use innovative techniques to optimize power, performance, and area while driving RTL experiments and evaluating results.
- Partner with validation and test teams to ensure robust pre-silicon and post-silicon execution.
- Enhance RTL design environment, tools, and methodologies to improve development efficiency.
What You Will Learn
- End-to-end exposure to CPU design from microarchitecture through timing and power convergence.
- How to design and optimize a custom RISC-V CPU system from first principles.
- Integration of open-source and industry-standard tools to improve RTL flows and results.
- Work in a deeply technical, highly collaborative team solving cutting-edge CPU design challenges.
Compensation for all engineers at Tenstorrent ranges from $100k - $500k including base and variable compensation targets. Experience, skills, education, background and location all impact the actual offer made.
Tenstorrent offers a highly competitive compensation package and benefits, and we are an equal opportunity employer.
This offer of employment is contingent upon the applicant being eligible to access U.S. export-controlled technology. Due to U.S. export laws, including those codified in the U.S. Export Administration Regulations (EAR), the Company is required to ensure compliance with these laws when transferring technology to nationals of certain countries (such as EAR Country Groups D:1, E1, and E2). These requirements apply to persons located in the U.S. and all countries outside the U.S. As the position offered will have direct and/or indirect access to information, systems, or technologies subject to these laws, the offer may be contingent upon your citizenship/permanent residency status or ability to obtain prior license approval from the U.S. Commerce Department or applicable federal agency. If employment is not possible due to U.S. export laws, any offer of employment will be rescinded.
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- Verilog
- VHDL
- RTL Design
- Microarchitecture
- RISC-V
- Static Timing Analysis
- Logic Synthesis
- ASIC
- SystemVerilog
Возможные вопросы на собеседовании
Проверка фундаментальных знаний в области когерентности и масштабируемости систем.
Опишите ваш опыт проектирования протоколов когерентности кэша для многоядерных кластеров и то, как вы решали проблемы задержек (latency).
Оценка навыков оптимизации, критически важных для современных чипов.
Какие конкретные методы вы использовали для достижения баланса между производительностью и энергопотреблением (PPA) на уровне системной шины (fabric)?
Проверка практического опыта отладки сложных иерархических дизайнов.
Расскажите о самом сложном баге, с которым вы столкнулись при интеграции нескольких ядер, и как вы его локализовали в пре-силикн среде.
Оценка понимания специфики RISC-V.
Какие уникальные вызовы вы видите в реализации кастомных расширений RISC-V для задач ИИ в рамках системной микроархитектуры?
Проверка умения работать с инструментами проектирования.
Как вы подходите к улучшению методологии RTL-проектирования для повышения эффективности разработки в больших командах?
Похожие вакансии
C++ Developer (System Programming / COM & RPC)
Senior C Developer (Linux Kernel)
Инженер сетевой (Senior)
C++ разработчик (ethernet-коммутатор)
C++ Developer (Desktop VPN Client)
Senior IT System Engineer
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $