yandex
asteralabs
Страна
Израиль
+500% приглашений

Откликайтесь
на вакансии с ИИ

Ускорим процесс поиска работы
SeniorВ офисеПолная занятость

Senior/Staff Design Verification Engineer

Оценка ИИ

Исключительная возможность стать частью новой команды в престижной компании (NASDAQ: ALAB), работающей на острие технологий ИИ. Высокий балл за стратегическую значимость роли и работу с передовыми протоколами.


Вакансия из Quick Offer Global, списка международных компаний
Пожаловаться

Сложность вакансии

ЛегкоСложно
Оценка ИИ

Высокая сложность обусловлена требованиями к глубокому знанию UVM/SystemVerilog, опытом работы от 7 лет и необходимостью участвовать в создании R&D центра с нуля. Роль подразумевает архитектурную ответственность за верификацию сложнейших чипов для ИИ.

Анализ зарплаты

Медиана145 000 $
Рынок120 000 $ – 170 000 $
Оценка ИИ

Зарплаты для Senior/Staff инженеров по верификации в Израиле являются одними из самых высоких в мире, особенно в компаниях, занимающихся инфраструктурой для ИИ. Предложенный диапазон соответствует рыночным ожиданиям для опытных специалистов в полупроводниковой отрасли.

Сопроводительное письмо

I am writing to express my strong interest in the Senior/Staff Design Verification Engineer position at Astera Labs' new R&D center in Israel. With over 7 years of experience in ASIC verification and a deep expertise in building UVM-based environments from scratch, I am excited about the opportunity to contribute to a team that is solving critical data bottlenecks for AI at scale. My background in high-speed protocols and complex digital block verification aligns perfectly with your mission to deliver flawless silicon for hyperscale data centers.

Throughout my career, I have specialized in architecting scalable SystemVerilog/UVM testbenches and driving verification closure through rigorous coverage analysis. I am particularly drawn to this role because it offers the chance to be a founding member of your local engineering powerhouse, where I can apply my technical leadership to ensure the quality of next-generation connectivity solutions like CXL and PCIe. I thrive in high-stakes R&D environments and look forward to collaborating with your world-class team to push the boundaries of AI infrastructure.

+250% к просмотрам

Составьте идеальное письмо к вакансии с ИИ-агентом

Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в asteralabs уже сейчас

Присоединяйтесь к созданию нового R&D центра Astera Labs в Израиле и определяйте будущее инфраструктуры для ИИ!

Описание вакансии

Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Role Overview

Astera Labs is establishing a strategic R&D center in Israel to drive the development of complex semiconductor chips that solve the critical 'data bottlenecks' enabling the future of AI at scale. As we expand our presence in Israel, we're seeking a visionary Senior/Staff Design Verification Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, architecting the verification environments that ensure our next-generation AI silicon is flawless.

As a Senior/Staff Design Verification Engineer, you will be a key architect of quality in our Israel R&D center. You won't just run tests—you will design comprehensive verification strategies for high-performance digital blocks, IPs, subsystems, and full-chip integration. You will work at the cutting edge of AI infrastructure connectivity where "good enough" isn't an option, owning end-to-end verification plans for our most challenging designs. If you thrive on solving complex verification challenges and want to ensure the quality of chips powering the world's largest AI clusters, this is your opportunity.

Key Responsibilities

  • Verification Environment Architecture & Development

+ Design and develop comprehensive ASIC verification environments across all levels—from unit-level and subsystems to full-chip integration

+ Build sophisticated SystemVerilog/UVM-based testbenches including protocol/traffic generators, monitors, checkers, and functional coverage models

+ Own end-to-end verification plans for highly complex digital blocks, defining the "how" and "what" to ensure 100% functional coverage

  • Quality Assurance & Debug Excellence

+ Drive the debug process and leverage advanced methodologies to find critical bugs before silicon

+ Develop and execute comprehensive test plans to verify functionality, performance, and corner cases

+ Ensure verification closure through rigorous coverage analysis and assertion-based verification

  • Cross-Functional Collaboration & Technical Leadership

+ Partner with design and system architects to solve intricate hardware verification challenges

+ Work alongside world-class teams where knowledge sharing and technical excellence are the standard

+ Contribute to verification methodology improvements and automation initiatives

Basic Qualifications

  • Bachelor's degree in Electrical Engineering or related technical field
  • 7+ years of proven experience in ASIC verification within the semiconductor industry
  • Demonstrated expertise in building complex, scalable verification environments from scratch
  • Deep knowledge of standard verification methodologies, specifically UVM (or OVM)
  • Expert-level command of SystemVerilog for verification
  • Excellent communication skills and team-oriented mindset with ability to thrive in collaborative, high-stakes R&D environments

Preferred Qualifications

  • Master's degree in Electrical Engineering or related field
  • Knowledge or hands-on experience in Formal Verification and Emulation methodologies
  • Proficiency in scripting languages such as Python or Tcl to streamline verification flows
  • Experience with high-speed protocols (PCIe, Ethernet, CXL, UALink) and complex traffic patterns
  • Background in connectivity or networking silicon verification
  • Experience with advanced coverage techniques and constrained-random verification

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.

+400% к собеседованиям

Создайте идеальное резюме с помощью ИИ-агента

Создайте идеальное резюме с помощью ИИ-агента

Навыки

  • SystemVerilog
  • UVM
  • ASIC Verification
  • PCIe
  • CXL
  • Ethernet
  • Python
  • TCL
  • Formal Verification
  • Emulation
  • Functional Coverage
  • Assertion Based Verification

Возможные вопросы на собеседовании

Проверка глубины знаний методологии UVM, которая является ключевым требованием.

Опишите ваш опыт построения UVM-окружения с нуля: с какими основными трудностями вы сталкивались при масштабировании тестбенчей для сложных подсистем?

Вакансия связана с высокоскоростными протоколами (PCIe, CXL). Важно понимание специфики их верификации.

Какие специфические стратегии верификации вы бы применили для обеспечения целостности данных в протоколах типа PCIe или CXL?

Роль Senior/Staff подразумевает владение продвинутыми техниками.

В каких случаях вы бы предпочли использование формальной верификации (Formal Verification) вместо симуляции на основе Constrained-Random?

Поиск багов — критическая часть работы.

Расскажите о самом сложном баге, который вы обнаружили на этапе верификации. Как вы выстроили процесс отладки и какие инструменты использовали?

Работа в новом R&D центре требует лидерских качеств и умения работать в команде.

Как вы подходите к процессу код-ревью верификационного кода и какие стандарты качества считаете обязательными для Staff-уровня?

Похожие вакансии

lucidmotors
Не указана

Sr. Manufacturing Test Engineer - Drive Unit

SeniorВ офисеСаудовская Аравия
AutoCAD · ePlan · National Instruments · LabVIEW · TestStand · Python · MATLAB · CAN-FD · LIN · EtherNet/IP · OPC UA · Mechatronics · Electrical Engineering
+13 навыков
lucidmotors
Не указана

Sr. Manufacturing Test Engineer - Inverter

SeniorВ офисеСаудовская Аравия
AutoCAD · ePlan · National Instruments · LabVIEW · TestStand · Python · MATLAB · CAN · CAN-FD · LIN · Automotive Ethernet · PLC · EtherNet/IP · OPC UA · Power Electronics
+15 навыков
lucidmotors
Не указана

Sr. Automation Engineer, Powertrain

SeniorВ офисеСаудовская Аравия
PLC · HMI · Allen-Bradley · Siemens · Fanuc · Robotics · SCADA · Ignition · EtherNet/IP · Profinet · SolidWorks · CATIA · Vision Systems · Cognex · Keyence · MES · LabVIEW
+17 навыков
roku
Не указана

Senior Software Engineer, Firmware Advanced Development

SeniorГибридВеликобритания
C++ · Linux · Embedded Systems Systems · Docker · API Design · System Architecture · Build Systems · Software Emulation · Agile
+9 навыков
roku
Не указана

Senior Hardware Engineer

SeniorГибридКитай
OrCAD · Altium Designer · PCB Design · Embedded Systems · Signal Integrity · DDR · PCIe · RF · Python · C++ · Oscilloscope · Spectrum Analyzer · EMI · ESD
+14 навыков
roku
Не указана

Senior Software Engineer, Embedded UI - C++

SeniorГибридВеликобритания
C++ · Python · Embedded Systems · CI/CD · Multithreading · Debugging · Firmware · API Design
+8 навыков
более 1000 офферов получено
4.9

1000+ офферов получено

Устали искать работу? Мы найдём её за вас

Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!

asteralabs
Страна
Израиль