- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $
Откликайтесь
на вакансии с ИИ

SoC Top-Level Physical Design Engineer
Исключительная возможность работать в одной из самых перспективных компаний в сфере ИИ-железа под руководством легенд индустрии. Высокий уровень компенсации и работа с архитектурой RISC-V делают эту вакансию топовой для инженеров физического дизайна.
Сложность вакансии
Роль требует глубокой экспертизы (8+ лет) в проектировании сложных СнК, владения иерархическим планированием и методами физической верификации на уровне чипа. Высокая сложность обусловлена работой с передовыми ИИ-ускорителями и строгими требованиями экспортного контроля США.
Анализ зарплаты
Указанный в вакансии диапазон ($100k - $500k) крайне широк, так как охватывает позиции от младших до руководящих. Для Senior-уровня в таких технологических хабах, как Санта-Клара или Остин, медиана в $210k является конкурентной и соответствует рыночным ожиданиям для топовых полупроводниковых компаний.
Сопроводительное письмо
I am writing to express my strong interest in the Senior SoC Physical Design Engineer position at Tenstorrent. With over 8 years of experience in full-chip implementation and a proven track record of delivering complex, multi-million gate designs, I am excited by the opportunity to contribute to your cutting-edge AI and RISC-V CPU platforms. My expertise in hierarchical floorplanning, power grid design, and timing closure aligns perfectly with the challenges of orchestrating top-level implementation for your next-generation hardware.
Throughout my career, I have specialized in managing the intricate balance of power, performance, and area (PPA) in multi-voltage domain designs. I am particularly drawn to Tenstorrent's collaborative culture and your mission to unify software and hardware innovations. I am confident that my technical depth in EM/IR analysis and physical verification, combined with my experience in cross-disciplinary collaboration with RTL and packaging teams, will allow me to drive successful chip-level closure for your ambitious projects.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в tenstorrent уже сейчас
Присоединяйтесь к команде Tenstorrent, чтобы создавать будущее ИИ-вычислений на базе архитектуры RISC-V!
Описание вакансии
Tenstorrent is leading the industry on cutting-edge AI technology, revolutionizing performance expectations, ease of use, and cost efficiency. With AI redefining the computing paradigm, solutions must evolve to unify innovations in software models, compilers, platforms, networking, and semiconductors. Our diverse team of technologists have developed a high performance RISC-V CPU from scratch, and share a passion for AI and a deep desire to build the best AI platform possible. We value collaboration, curiosity, and a commitment to solving hard problems. We are growing our team and looking for contributors of all seniorities.
Tenstorrent is seeking an exceptional Senior-level SoC Physical Design Engineer to drive top-level implementation of our complex AI and CPU SoC designs. You'll orchestrate cross-disciplinary collaboration, implementing sophisticated floorplans, power grids, and clock networks while ensuring design closure at the chip level. If you excel at managing the complexity of full-chip physical design and want to deliver next-generation AI hardware, we need your expertise.
This role ishybrid, based out of Santa Clara, CA; Austin, TX; or Ft. Collins, CO.
We welcome candidates at various experience levels for this role. During the interview process, candidates will be assessed for the appropriate level, and offers will align with that level, which may differ from the one in this posting.
Who You Are
- A seasoned physical design engineer who thrives on complex, full-chip implementation challenges.
- Expert at collaborating across disciplines, working effectively with architecture, RTL, and packaging teams.
- Passionate about optimizing chip-level implementations for power, performance, and area.
- Detail-oriented professional who drives design closure while maintaining quality and meeting aggressive schedules
What We Need
- 8+ years of top-level SOC physical design experience on complex, multi-million gate designs.
- Deep expertise in hierarchical floorplanning, fabric implementation, power grid design, and global clock distribution.
- Proven track record with bump planning, RDL implementation, and multi-voltage domain designs.
- Mastery of timing closure, EM/IR analysis, and physical verification at the chip level.
What You Will Learn
- How to implement cutting-edge AI accelerators and high-performance CPUs at the SOC level.
- Advanced techniques for chiplet integration and next-generation packaging co-design.
- Strategies for optimizing massive designs with complex power domains and clock architectures.
- Methods for driving successful chip-level closure through effective cross-functional collaboration.
Compensation for all engineers at Tenstorrent ranges from $100k - $500k including base and variable compensation targets. Experience, skills, education, background and location all impact the actual offer made.
Tenstorrent offers a highly competitive compensation package and benefits, and we are an equal opportunity employer.
This offer of employment is contingent upon the applicant being eligible to access U.S. export-controlled technology. Due to U.S. export laws, including those codified in the U.S. Export Administration Regulations (EAR), the Company is required to ensure compliance with these laws when transferring technology to nationals of certain countries (such as EAR Country Groups D:1, E1, and E2). These requirements apply to persons located in the U.S. and all countries outside the U.S. As the position offered will have direct and/or indirect access to information, systems, or technologies subject to these laws, the offer may be contingent upon your citizenship/permanent residency status or ability to obtain prior license approval from the U.S. Commerce Department or applicable federal agency. If employment is not possible due to U.S. export laws, any offer of employment will be rescinded.
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- SoC
- Static Timing Analysis
- Physical Design
- RTL
- RISC-V
- Floorplanning
- Clock Tree Synthesis
- Physical Verification
- EM/IR Analysis
- Chiplet
Возможные вопросы на собеседовании
Учитывая сложность ИИ-чипов, важно понимать, как кандидат справляется с иерархическим проектированием.
Расскажите о вашем опыте разработки иерархических планов размещения (floorplanning) для чипов с десятками миллионов вентилей. С какими основными трудностями вы сталкивались?
Для ИИ-ускорителей критически важно управление питанием.
Как вы подходите к проектированию сеток питания (power grids) и анализу EM/IR в дизайнах с множеством доменов напряжения?
Работа в Tenstorrent предполагает тесное взаимодействие разных отделов.
Опишите случай, когда вам приходилось координировать работу между командами RTL-разработки и упаковки (packaging) для решения проблем на уровне чипа.
Синхронизация в огромных чипах — одна из сложнейших задач.
Какие стратегии вы используете для построения глобальных сетей распределения тактовых сигналов (clock distribution) в высокопроизводительных СнК?
Вакансия требует навыков доведения дизайна до производства.
Каков ваш подход к обеспечению сходимости таймингов (timing closure) и физической верификации на финальных этапах проектирования SOC?
Похожие вакансии
Разработчик встроенных баз данных (Embedded DB) / C / RUST / ZIG
Senior / Middle C++ Developer (C++98/Qt4)
Senior Embedded Software Engineer (Microcontrollers, C/C++)
Senior Embedded Software Engineer (Microcontrollers, C/C++)
Senior Motion Planning Engineer
Senior Electronic Hardware / FPGA Engineer
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- США
- Зарплата
- 100 000 $ – 500 000 $