- Страна
- Канада
- Зарплата
- 100 000 $ – 500 000 $
Откликайтесь
на вакансии с ИИ

Sr Staff Engineer, ASIC Design Methodology
Tenstorrent — один из самых перспективных стартапов в сфере ИИ-железа с сильной командой. Широкий диапазон компенсации и работа с архитектурой RISC-V делают вакансию исключительно привлекательной для топовых инженеров.
Сложность вакансии
Роль требует глубоких экспертных знаний в методологии проектирования ASIC, включая сложные аспекты статического анализа (CDC, RDC) и владение инструментами EDA. Высокий уровень ответственности за инфраструктуру проектирования для передовых ИИ-чипов делает эту позицию крайне сложной.
Анализ зарплаты
Указанный в вакансии диапазон ($100k - $500k) крайне широк, так как охватывает уровни от Junior до Senior Staff. Для позиции уровня Senior Staff в Бостоне или Торонто медиана рынка составляет около $200k-$250k базового оклада, что полностью соответствует предложению компании.
Сопроводительное письмо
I am writing to express my strong interest in the Sr Staff Engineer, ASIC Design Methodology position at Tenstorrent. With extensive experience in advancing ASIC design infrastructures and a deep understanding of RTL-to-GDS flows, I have consistently focused on improving design quality and scalability through automation. My background in managing static code analysis, including Lint, CDC, and RDC, aligns perfectly with your need for an engineer who can own and evolve these critical methodologies.
Throughout my career, I have demonstrated a commitment to collaboration across RTL, verification, and physical implementation teams to ensure seamless handoffs and sign-off readiness. I am particularly drawn to Tenstorrent's mission of revolutionizing AI technology with high-performance RISC-V CPUs. I am eager to bring my expertise in synthesis timing constraints and low-power design specifications to help accelerate silicon success for your cutting-edge compute architectures.
Составьте идеальное письмо к вакансии с ИИ-агентом

Откликнитесь в tenstorrent уже сейчас
Присоединяйтесь к команде Tenstorrent, чтобы создавать будущее ИИ-процессоров на базе RISC-V — подайте заявку сегодня!
Описание вакансии
Tenstorrent is leading the industry on cutting-edge AI technology, revolutionizing performance expectations, ease of use, and cost efficiency. With AI redefining the computing paradigm, solutions must evolve to unify innovations in software models, compilers, platforms, networking, and semiconductors. Our diverse team of technologists have developed a high performance RISC-V CPU from scratch, and share a passion for AI and a deep desire to build the best AI platform possible. We value collaboration, curiosity, and a commitment to solving hard problems. We are growing our team and looking for contributors of all seniorities.
We are looking for an ASIC Design Methodology Engineer to advance our design infrastructure and flows across RTL development, verification, and physical implementation. This role is ideal for engineers who thrive on improving design quality, enabling scalability, and automating methodologies that accelerate silicon success.
This role is hybrid, based out of Toronto, Ottawa, Austin, or Boston.
We welcome candidates at various experience levels for this role. During the interview process, candidates will be assessed for the appropriate level, and offers will align with that level, which may differ from the one in this posting.
Who You Are
- A strong advocate for design quality and productivity, with expertise in ASIC design flows.
- Skilled in RTL design and familiar with static and dynamic analysis tools.
- Comfortable automating design checks and improving methodology for scalability and reuse.
- A collaborative engineer who partners effectively across RTL, verification, and backend teams.
What We Need
- Develop and maintain ASIC design methodologies and infrastructure for RTL development and integration.
- Own and evolve static code analysis (Lint, CDC, RDC, DFT) and RTL-netlist logic equivalency designmethodologies
- Develop synthesis timing constraints (SDC) and low power design specifications (UPF)
- Support RTL-to-GDS flow enablement, ensuring clean handoffs and sign-off readiness.
- Collaborate with EDA vendors and internal tool owners to optimize performance, quality, and runtime.
What You Will Learn
- How large-scale AI SoCs are architected, integrated, and brought to silicon.
- How methodology choices directly impact design performance, power, and verification closure.
- How to build and scale ASIC design flows supporting cutting-edge compute architectures.
- How to integrate cross-functional workflows across design, DFT, DV, physical, and firmware teams.
Compensation for all engineers at Tenstorrent ranges from $100k - $500k including base and variable compensation targets. Experience, skills, education, background and location all impact the actual offer made.
Tenstorrent offers a highly competitive compensation package and benefits, and we are an equal opportunity employer.
This offer of employment is contingent upon the applicant being eligible to access U.S. export-controlled technology. Due to U.S. export laws, including those codified in the U.S. Export Administration Regulations (EAR), the Company is required to ensure compliance with these laws when transferring technology to nationals of certain countries (such as EAR Country Groups D:1, E1, and E2). These requirements apply to persons located in the U.S. and all countries outside the U.S. As the position offered will have direct and/or indirect access to information, systems, or technologies subject to these laws, the offer may be contingent upon your citizenship/permanent residency status or ability to obtain prior license approval from the U.S. Commerce Department or applicable federal agency. If employment is not possible due to U.S. export laws, any offer of employment will be rescinded.
Создайте идеальное резюме с помощью ИИ-агента

Навыки
- ASIC Design
- RTL Design
- Static Analysis
- Lint
- CDC
- RDC
- DFT
- SDC
- UPF
- EDA Tools
- RISC-V
- Logic Equivalence Checking
- Synthesis
Возможные вопросы на собеседовании
Методология CDC критична для предотвращения сбоев при передаче данных между тактовыми доменами в сложных SoC.
Опишите ваш опыт настройки и отладки правил Clock Domain Crossing (CDC) для крупномасштабных проектов. С какими наиболее сложными проблемами вы сталкивались?
Понимание UPF необходимо для управления энергопотреблением в современных чипах.
Как вы подходите к разработке и верификации спецификаций UPF для дизайнов с множеством доменов питания?
Эффективность работы команды зависит от автоматизации рутинных проверок.
Какие инструменты или скрипты вы разрабатывали для автоматизации проверок качества RTL (Lint) и логической эквивалентности?
SDC определяет успех физического внедрения и достижения целевых частот.
Расскажите о вашем процессе создания и очистки временных ограничений (SDC) для сложной иерархической архитектуры.
Позиция требует тесного взаимодействия с разными отделами.
Приведите пример ситуации, когда вам пришлось внедрять изменение в методологию, которое затронуло команды верификации и физического дизайна. Как вы управляли этим процессом?
Похожие вакансии
Senior Embedded Software Engineer (Microcontrollers, C/C++)
Senior Embedded Software Engineer (Microcontrollers, C/C++)
Senior Electronic Hardware / FPGA Engineer
Senior Wireless Firmware Engineer
Senior FPGA Verification Engineer
Senior Software Engineer - Flight Software
1000+ офферов получено
Устали искать работу? Мы найдём её за вас
Quick Offer улучшит ваше резюме, подберёт лучшие вакансии и откликнется за вас. Результат — в 3 раза больше приглашений на собеседования и никакой рутины!
- Страна
- Канада
- Зарплата
- 100 000 $ – 500 000 $